DSpace logo
Por favor, use este identificador para citar o enlazar este ítem: http://repositorio.ucsg.edu.ec/handle/3317/1597
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.advisorRuilova Aguirre, Luzmila-
dc.contributor.authorAsanza Briones, Angel Steven-
dc.date.accessioned2014-06-30T15:41:24Z-
dc.date.available2014-06-30T15:41:24Z-
dc.date.issued2012-07-
dc.identifier.urihttp://repositorio.ucsg.edu.ec/handle/3317/1597-
dc.descriptionEl estudio del diseño vhdl es capaz de simular perfectamente el comportamiento lógico de un circuito por lo que el estudiante de ingeniera en telecomunicaciones se darán cuenta del proceso en el ámbito estudiantil y laboral se tomara características especificas en el hardware que se requiere utilizar, para el estudio del diseño vhdl utilizaremos una herramienta de trabajo Quartus II de altera. Con este trabajo pretendemos, además, que el lector en general y los estudiantes de ingeniería en telecomunicaciones en particular, dispongan de una herramienta operativa para comprobar la valides de su hardware. Por ejemplo, como lenguaje de entrada para las herramientas de síntesis CAD, tales como VHDL Logic Synthesis de Synopsys Inc., Autologic de Mentor Graphics o Metamor, utilizadas en el diseño automático de circuitos integrados. Para analizar y medir diferentes modelos de procesadores segmentados, RISC, vectoriales, superescalares, sistólicos, VLIW- y multiprocesadores, así como arquitecturas especificas de la aplicación. O bien para el estudio de modelos no interpretados de análisis del rendimiento de configuraciones de sistemas.En pocas palabras, disponer de un lenguaje que permita llevar al terreno operativo los conocimientos del dominio del hardware, de la misma manera que un lenguaje de propósito general como Pascal o Modula lo hace con los conocimientos del dominio del software.en_US
dc.language.isospaen_US
dc.rightsinfo:eu-repo/semantics/openAccess-
dc.rights.urihttp://creativecommons.org/licenses/by-nc-sa/4.0/-
dc.subjectCIRCUITOSen_US
dc.subjectDISEÑO VHDLen_US
dc.subjectGRÁFICOS POR COMPUTADORen_US
dc.subjectINGENIERÍA ELECTRÓNICAen_US
dc.subjectLENGUAJE DE PROGRAMACIÓNen_US
dc.titleHerramienta FPGA para el diseño en bloques y programación VHDL en la asignatura de Sistemas Digitales I.en_US
dc.typeinfo:eu-repo/semantics/bachelorThesisen_US
Aparece en las colecciones: Trabajos de Titulación - Carrera de Ingeniería en Telecomunicaciones

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
T-UCSG-PRE-TEC-ITEL-17.pdf19,7 MBAdobe PDFVisualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons