DSpace logo
Por favor, use este identificador para citar o enlazar este ítem: http://repositorio.ucsg.edu.ec/handle/3317/3731
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.authorSosa Calero, Sandra María-
dc.contributor.authorValdez Jiménez, Yadira María-
dc.date.accessioned2015-09-02T21:02:32Z-
dc.date.available2015-09-02T21:02:32Z-
dc.date.issued2015-
dc.identifier.urihttp://repositorio.ucsg.edu.ec/handle/3317/3731-
dc.descriptionEn trabajo de titulación presente se dan varios procedimientos por los cuales los circuitos digitales pueden ser diseñados e implementados en la tarjeta DE1 de ALTERA. Se demostró la funcionalidad de la misma mediante el diseño de determinadas aplicaciones que se desarrollan en el pensum académico de Laboratorio de Digitales. La plataforma de programación QUARTUS II es una herramienta robusta y que permite modelar circuitos a través de captura esquemática, máquinas de estados, programación HDL, VHDL y Verilog HDL. La aplicabilidad de estos fueron comprobados en el capítulo 3.en_US
dc.language.isospaen_US
dc.rightsinfo:eu-repo/semantics/openAccess-
dc.rights.urihttp://creativecommons.org/licenses/by-nc-sa/4.0/-
dc.subjectTARJETA DE1 DE ALTERAen_US
dc.subjectLABORATORIO DIGITALESen_US
dc.subjectPROGRAMACIÓN QUARTUS IIen_US
dc.subjectCIRCUITOS DIGITALESen_US
dc.titleSistema de entrenamiento de1 de altera : desarrollo de aplicaciones prácticas para el laboratorio de digitales.en_US
dc.typeinfo:eu-repo/semantics/bachelorThesisen_US
Aparece en las colecciones: Trabajos de Titulación - Carrera de Ingeniería en Telecomunicaciones

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
T-UCSG-PRE-TEC-ITEL-96.pdf1,73 MBAdobe PDFVisualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons