DSpace logo
Veuillez utiliser cette adresse pour citer ce document : http://repositorio.ucsg.edu.ec/handle/3317/6409
Titre: Desarrollo de una plataforma de entrenamiento FPGA utilizando Altera Cyclone IV EP4CE6E22C8N para prácticas de sistemas digitales.
Auteur(s): Solís Balarezo, Daniel David
metadata.dc.contributor.advisor: Palacios Meléndez, Edwin Fernando
Mots-clés: SISTEMAS DIGITALES;MICROPROCESADORES;DISEÑO ELECTRÓNICO;DISPOSITIVOS LÓGICOS
Date de publication: 9-aoû-2016
Editeur: Universidad Católica de Santiago de Guayaquil
Description: En el presente trabajo de titulación en la modalidad de examen complexivo con componente practico se recopila información acerca de los FPGA’s, sus aplicaciones y cómo podemos mejorar diseñando o modificando una interfaz de aplicación. Es necesario conocer cómo funciona estos microprocesadores, y sus alcances para desarrollarlos en los distintos proyectos estudiantiles e investigativos. En este trabajo también se detalla un diseño electrónico fácil de realizar y económico, proporcionando al estudiante una herramienta para su formación académica en sistemas digitales. Además, se incluye una breve información del lenguaje de descripción hardware (VHDL), y un ejemplo en nuestra tarjeta entrenadora para los estudiantes de nuestra facultad de educación técnica para el desarrollo, que con ello se destacan las fortalezas del diseño realizado. Las futuras modificaciones de esta tarjeta son ilimitadas, ya que cualquier persona al poder de esta documentación puede realizar cambios en el diseño previo realizado esperando así poder alcanzar a motivar al lector para una investigación más exhaustiva.
URI/URL: http://repositorio.ucsg.edu.ec/handle/3317/6409
Collection(s) :Trabajos de Titulación - Carrera de Ingeniería en Telecomunicaciones

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
T-UCSG-PRE-TEC-ITEL-152.pdf1,3 MBAdobe PDFVoir/Ouvrir


Ce document est autorisé sous une licence de type Licence Creative Commons Creative Commons