Please use this identifier to cite or link to this item:
http://repositorio.ucsg.edu.ec/handle/3317/8346
Title: | Implementación de procesamiento de señales ECG mediante filtrado digital FIR utilizando el dispositivo programable FPGA. |
Authors: | Aguilar Jaramillo, José Manuel |
metadata.dc.contributor.advisor: | Palacios Meléndez, Edwin Fernando |
Keywords: | SEÑAL ECG;PROCESAMIENTO DE SEÑALES;DISPOSITIVOS PROGRAMABLE;RUIDOS |
Issue Date: | 6-Jun-2017 |
Publisher: | Universidad Católica de Santiago de Guayaquil |
Description: | El presente documento del trabajo de titulación consiste en la implementación de un filtro digital FIR durante el procesamiento de señales ECG. La búsqueda de información relacionada al trabajo propuesto en repositorios y revistas fue de gran utilidad para cumplir con los objetivos planteados. En la primera parte se describen las generalidades del trabajo y en la segunda parte los elementos necesarios como la fisiología del corazón, la medición e interpretación de las señales ECGs, así como los tipos de ondas, intervalos y segmentos de una señal ECG. También se describe básicamente la tecnología, configuración y arquitecturas del dispositivo de arreglos de compuertas programables en campo conocido como FPGA. Finalmente, la última parte se realiza el diseño del filtrado digital FIR para eliminación de ruido. Esta parte se utiliza la tarjeta de entrenamiento FPGA DE2 de Altera, en la que se trabaja eficientemente en la muestra de resultados. También, fue necesaria el uso de la herramienta FDA de Matlab para el filtro digital FIR. |
URI: | http://repositorio.ucsg.edu.ec/handle/3317/8346 |
Appears in Collections: | Trabajos de Grado - Maestría en Telecomunicaciones |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
T-UCSG-POS-MTEL-69.pdf | 1,79 MB | Adobe PDF | View/Open |
This item is licensed under a Creative Commons License