DSpace logo
Veuillez utiliser cette adresse pour citer ce document : http://repositorio.ucsg.edu.ec/handle/3317/8346
Titre: Implementación de procesamiento de señales ECG mediante filtrado digital FIR utilizando el dispositivo programable FPGA.
Auteur(s): Aguilar Jaramillo, José Manuel
metadata.dc.contributor.advisor: Palacios Meléndez, Edwin Fernando
Mots-clés: SEÑAL ECG;PROCESAMIENTO DE SEÑALES;DISPOSITIVOS PROGRAMABLE;RUIDOS
Date de publication: 6-jui-2017
Editeur: Universidad Católica de Santiago de Guayaquil
Description: El presente documento del trabajo de titulación consiste en la implementación de un filtro digital FIR durante el procesamiento de señales ECG. La búsqueda de información relacionada al trabajo propuesto en repositorios y revistas fue de gran utilidad para cumplir con los objetivos planteados. En la primera parte se describen las generalidades del trabajo y en la segunda parte los elementos necesarios como la fisiología del corazón, la medición e interpretación de las señales ECGs, así como los tipos de ondas, intervalos y segmentos de una señal ECG. También se describe básicamente la tecnología, configuración y arquitecturas del dispositivo de arreglos de compuertas programables en campo conocido como FPGA. Finalmente, la última parte se realiza el diseño del filtrado digital FIR para eliminación de ruido. Esta parte se utiliza la tarjeta de entrenamiento FPGA DE2 de Altera, en la que se trabaja eficientemente en la muestra de resultados. También, fue necesaria el uso de la herramienta FDA de Matlab para el filtro digital FIR.
URI/URL: http://repositorio.ucsg.edu.ec/handle/3317/8346
Collection(s) :Trabajos de Grado - Maestría en Telecomunicaciones

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
T-UCSG-POS-MTEL-69.pdf1,79 MBAdobe PDFVoir/Ouvrir


Ce document est autorisé sous une licence de type Licence Creative Commons Creative Commons